Section: Dissemination
Teaching - Supervision - Juries
Teaching
-
Licence : Philippe Marquet, Introduction to Computer Science, 15h, Secondary Education Teatcher Training, Université Lille 1, France
-
Licence : Philippe Marquet, System Programming, 60h, L3, Université Lille 1, France
-
Master: Philippe Marquet, Design of Operating System, 60h, M1, Université Lille 1, France
-
Master: Philippe Marquet, Web of Things: Embedded System Programming, 20h, M1, Université Lille 1, France
-
Master: Philippe Marquet, Parallel and Distributed Programming, 24h, M1, Université Lille 1, France
-
Master: Philippe Marquet, Introduction to Innovation and Research, 15h, M2, Université Lille 1, France
-
Licence : Samy Meftali, Architecture des ordinateurs, 75h, L2, UFR IEEA, Université Lille 1, France
-
Licence : Samy Meftali, Programmation du matériel, 40h, L3, UFR IEEA, Université Lille 1, France
-
Master: Samy Meftali, Architectures évoluées des ordinateurs, 80h, M1, UFR IEEA, Université Lille 1, France
-
Master: Samy Meftali, Vérification des SoC, 16h, M2, UFR IEEA, Université Lille 1, France
-
Licence : Jean-Luc Dekeyser, Architecture des ordinateurs, 80h, L2, UFR IEEA, Université Lille 1, France
-
Master: Jean-Luc Dekeyser, Architectures évoluées des ordinateurs, 105h, M1, UFR IEEA, Université Lille 1, France
-
Licence : F. Guyomarch, Algorithmique et programmation, 144h, L1, IUT-A (Univ. Lille 1)
-
Licence : F. Guyomarch, Modélisation et théorie des langages, 64h, L2, IUT-A (Univ. Lille 1)
-
Licence : F. Guyomarch, Modélisation mathématique, 28h, L2, IUT-A (Univ. Lille 1)
-
Licence : Rabie Ben Atitallah, Introduction to Computer Architecture and Operating System, 36h, L2, Université de Valenciennes et du Hainaut-Cambrésis, France
-
Licence : Rabie Ben Atitallah, Algorithms and Language C Programming, 48h, L2, Université de Valenciennes et du Hainaut-Cambrésis, France
-
Master: Rabie Ben Atitallah, Tools for Embedded System Design, 32h, M2, Université de Valenciennes et du Hainaut-Cambrésis, France
-
Master: Rabie Ben Atitallah, Development and Compilation of Embedded Application, 32h, M2, Université de Valenciennes et du Hainaut-Cambrésis, France
-
Master : V. Rusu, Architecture avancée des ordinateurs, 42h, M1, UFR IEEA, (Univ. Lille 1)
-
Master : V. Rusu, Spécification et vérification de logiciels , 27h, M1, UFR IEEA, (Univ. Lille 1)
Supervision
-
PhD : A. Arusoaie, A Generic Framework for to Symbolic Execution, Univ. Iasi (Romania), Sept 2014. Supervisors: D. Lucanu, V. Rusu.
-
PhD in progress : H. Krichene, SCAC : Modèle d'exécution générique faiblement couplé pour les architectures massivement parallèle sur puce, March 2011, Philippe Marque & Jean-Luc Dekeyser
-
PhD in progress : W. Chouchene, Partial reconfiguration model for dynamic and massively parallel architecture : towards 3D FPGAs, 01/10/2013, Jean-Luc Dekeyser, Rabie Ben Atitallah and Samy Meftali
-
PhD in progress : K. Ali, Massively parallel dynamically reconfigurable architecture for real-time vidéo processing applications, 01/10/2013, Jean-Luc Dekeyser, Rabie Ben Atitallah
-
PhD in progress : V. Viswanathan, Parallel and Dynamic reconfigurable computing system, 01/02/2012, Jean-Luc Dekeyser and Rabie Ben Atitallah
-
PhD in progress : V. Craciun, Hardware monitoring, Sept 2014, F. Guyomarch and D. Lucanu.
Juries
-
Doctorat de Amel Khiar, Virtualisation des communications au sein d'une plateforme hétérogène et reconfigurable dynamiquement, Université de Cergy Pontoise, 5 novembre 2014, Samy Meftali (examinateur).
-
Doctorat de Feriel Ben Abdallah, Modeling and Formal Verification of Power Management for the Design of Systems-on-Chip, Université de Valenciennes, 12 décembre 2014, Samy Meftali (examinateur).