EN FR
EN FR


Section: Dissemination

Teaching - Supervision - Juries

Teaching

  • Licence : Philippe Marquet, Introduction to Computer Science, 15h, Secondary Education Teatcher Training, Université Lille 1, France

  • Licence : Philippe Marquet, System Programming, 60h, L3, Université Lille 1, France

  • Master: Philippe Marquet, Design of Operating System, 60h, M1, Université Lille 1, France

  • Master: Philippe Marquet, Web of Things: Embedded System Programming, 20h, M1, Université Lille 1, France

  • Master: Philippe Marquet, Parallel and Distributed Programming, 24h, M1, Université Lille 1, France

  • Master: Philippe Marquet, Introduction to Innovation and Research, 15h, M2, Université Lille 1, France

  • Licence : Samy Meftali, Architecture des ordinateurs, 75h, L2, UFR IEEA, Université Lille 1, France

  • Licence : Samy Meftali, Programmation du matériel, 40h, L3, UFR IEEA, Université Lille 1, France

  • Master: Samy Meftali, Architectures évoluées des ordinateurs, 80h, M1, UFR IEEA, Université Lille 1, France

  • Master: Samy Meftali, Vérification des SoC, 16h, M2, UFR IEEA, Université Lille 1, France

  • Licence : Jean-Luc Dekeyser, Architecture des ordinateurs, 80h, L2, UFR IEEA, Université Lille 1, France

  • Master: Jean-Luc Dekeyser, Architectures évoluées des ordinateurs, 105h, M1, UFR IEEA, Université Lille 1, France

  • Licence : F. Guyomarch, Algorithmique et programmation, 72h, L1, IUT-A (Univ. Lille 1)

  • Licence : F. Guyomarch, Conception de sites web, 8h, L1, IUT-A (Univ. Lille 1)

  • Licence : F. Guyomarch, Modélisation et théorie des langages, 64h, L2, IUT-A (Univ. Lille 1)

  • Licence : F. Guyomarch, Algorithmique avancée, 44h, L2, IUT-A (Univ. Lille 1)

  • Licence : F. Guyomarch, Modélisation mathématique, 28h, L2, IUT-A (Univ. Lille 1)

  • Licence : Rabie Ben Atitallah, Introduction to Computer Architecture and Operating System, 36h, L2, Université de Valenciennes et du Hainaut-Cambrésis, France

  • Licence : Rabie Ben Atitallah, Algorithms and Language C Programming, 48h, L2, Université de Valenciennes et du Hainaut-Cambrésis, France

  • Master: Rabie Ben Atitallah, Tools for Embedded System Design, 32h, M2, Université de Valenciennes et du Hainaut-Cambrésis, France

  • Master: Rabie Ben Atitallah, Development and Compilation of Embedded Application, 32h, M2, Université de Valenciennes et du Hainaut-Cambrésis, France

  • Licence : V. Rusu, Logique , 30h, M1, UFR IEEA, (Univ. Lille 1)

  • Master : V. Rusu, Architecture avancée des ordinateurs, 36h, M1, UFR IEEA, (Univ. Lille 1)

Supervision

  • PhD : H. Krichene, SCAC : Modèle d'exécution générique faiblement couplé pour les architectures massivement parallèle sur puce, March 2011, Philippe Marque & Jean-Luc Dekeyser

  • PhD : V. Viswanathan, Parallel and Dynamic reconfigurable computing system, 01/02/2012, Jean-Luc Dekeyser and Rabie Ben Atitallah

  • PhD in progress : W. Chouchene, Partial reconfiguration model for dynamic and massively parallel architecture : towards 3D FPGAs, 01/10/2013, Jean-Luc Dekeyser, Rabie Ben Atitallah and Samy Meftali

  • PhD in progress : K. Ali, Massively parallel dynamically reconfigurable architecture for real-time vidéo processing applications, 01/10/2013, Jean-Luc Dekeyser, Rabie Ben Atitallah